一、 单项选择题
1.CPU与外设间数据传送的控制方式有( D)
A.中断方式 B.DMA方式C.程序控制方式 D.以上三种都是
2.8086 CPU内标志寄存器中的控制标志位占(C )
A.9位 B.6位C.3位 D.16位
3.CPU与I∕O设备间传送的信号有(D )
A.数据信息 B.控制信息C.状态信息 D.以上三种都是
4.8255A这既可作数据输入、出端口,又可提供控制信息、状态信息的端口是( D)
A.B口 B.A口C.A、B、C三端口均可以 D.C口
5.设串行异步通信的数据格式是:1个起始位,7个数据位,1个校验位,1个停止位,若传输率为1200,则每秒钟传输的最大字符数为(C )
A.10个 B.110个C.120个 D.240个
6.在数据传输率相同的情况下,同步字符传输的速度要高于异步字符传输,其原因是( A)
A.字符间无间隔 B.双方通信同步C.发生错误的概率少 D.附加的辅助信息总量少
7.采用高速缓存Cache的目的是(B )
A.提高总线速度 B.提高主存速度C.使CPU全速运行 D.扩大寻址空间
8.在中断方式下,外设数据输入到内存的路径是(D )
A.外设→数据总线→内存 B.外设→数据总线→CPU→内存C.外设→CPU→DMAC→内存 D.外设→I∕O接口→CPU→内存
9.CPU响应中断请求和响应DMA请求的本质区别是(B )
A.中断响应靠软件实现B.响应中断时CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线C.速度慢D.控制简单
10.堆栈的工作方式是(D )
A.先进先出 B.随机读写C.只能读出,不能写入 D.后进先出
11.指令MOV AX,[3070H]中源操作数的寻址方式为( D)
A.寄存器寻址 B.直接寻址C.立即寻址 D.间接寻址
12.Reset信号到来后,8086 CPU的启动地址为(C )
A.00000H B.FFFFFHC.FFFF0H D.0FFFFH
13.用3片8259A级联,最多可管理的中断数是( B)
A.24级 B.22级C.23级 D.21级
14.在8086 CPU内部,总线接口单元和执行单元两者的工作方式为(B)。
A、串行且同步 B、并行但不同步 C、并行且同步 D、串行但不同步 18.8253的计数器的最大计数初值是( D )
A.65536 B.FFFFH C.FFF0H D.0000H
19.擦除EPROM中的信息可用的方式是( C )。
A、加12.5V电压 B、加5V电压 C、紫外线照射 D、红外线照射
20.某微机字长16位,其存储器容量为64KB,如果按字节编址,其寻址范围是( D )
A.0~16K字 B.0~32K字 C.0~16KB D.0~64KB字
21.在DMA方式下,将内存数据传送到外设的.路径是( D )
A.CPU→DMAC→外设 B.内存→数据总线→外设
C.内存→CPU→总线→外设 D.内存→DMAC→数据总线→外设
22.要使8253输出1个时钟周期(1CLK)宽度的负脉冲,可选择哪几种工作方式( D )
A.方式2,4,0 B.方式0,4,5 C.方式2,4,5 D.方式1,4,5
23.通常,中断服务程序中的一条CLI指令目的是( B )
A.禁止低一级中断产生 B.禁止所有可屏蔽中断 C.禁止同级中断产生
D.禁止高一级中断产生
24.8086/8088CPU为了保证在有多个中断源的中断系统中,确定一个中断源并转入相应的中断服务程序,采用的方法是( C )。
A.中断向量 B.向量中断 C.优先排队 D.并行工作
25.若8086 CPU主频为5MHz,则其基本总线周期为( A )
A.200ns B.500ns C.125ns D.250ns
26.8255A的方式选择控制字为80H,其含义是(D )
A. A、B、C口全为输入 B. A口为输出,其他为输入
C. A、B为方式0 D. A、B、C口均为方式0,输出
27. 对可编程接口芯片进行读/写操作的必要条件是(C )
A.RD=0 B.WR=0 C.RD=0或WR=0 D.CS=0
28.要管理64级可屏蔽中断,需要级联的8259A芯片数为( D )
A. 4片 B.8片 C.10片 D.9片
29.CPU响应两个硬中段INTR和NMI时,相同的必要条件是( B ) A:允许中断 B:当前指令执行结束C:总线空闲 D:当前访存操作结束
30.已知SRAM2114芯片容量为1K×4位,若要组成16KB的系统存储器,则共需芯片数和组成的芯片组数为( A )。
(1)32和16; (2)16和32; (3)32和3; (4)16和16
31.已知SRAM2114芯片容量为16K×1位,若需组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为( D )。
(1)2和8; (2)1和16; (3)4和16; (4)4和8
32.若8086/8088系统采用单片8259A,其中断类型号为46H时,试问其中断矢量指针是( B )。
A:184H B:178H C:118H D:280H
33.8088CPU内部的数据总线有( B )条。
(1)8条; (2)16条; (3)20条; (4)32条
34. 若(AL)=0FH,(BL)=04H,则执行CMP AL,BL后,AL和BL的内容为
( A )。
(1)OFH和04H;(2)0B和04H;(3)0F和0BH;(4)04和0FH
35.在并行可编程电路8255中,8位的I/O端口共有( C )。
(1)1个 ;(2)2个; (3)3个; (4)4个
36.可编程计数/定时器电路8253的工作方式共有( D )。
(1)3种; (2)4种; (3)5种; (4)6种
37.在PC/XT中,NMI中断的中断矢量在中断矢量中的位置。( C )
A:是由程序指定的 B:是由DOS自动分配的 C:固定在0008H开始的4个字节中 D:固定在中断矢量表的表首
二、填空题
1. 用2K×8的SRAM芯片组成32K×16的存储器,共需SRAM芯片__________片,产生片选信号的地址需要__________位
2. 在8086中,一条指令的物理地址是由_______________相加得到的。
3.8086 CPU只在______________________________时,才执行总线周期。
4.从CPU的NMI引脚产生的中断叫做________,他的响应不受______的影响。
5.中断类型码为15H的中断,其服务程序的入口地址一定存放在____________________四个连续的单元中,若这四个单元的的内容为:66H、50H、88H、30H,则其服务程序的入口地址为____________________。
6.在8086系统中,最小模式下CPU通过__________引脚接收DMA控制器的总线请求,而从__________引脚上向DMA控制器发总线请求允许。
7.设微机的地址总线为16位,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的,则可用的最高地址是____________________。
8. CPU响应两个硬中段INTR和NMI时,相同的必要条件是( B )。
A、允许中断 B、当前指令执行结束C、总线空闲 D、当前访存结束
9.设8253的计数器1的输入时钟频率为1MHz,以BCD码计数,要求该通道每隔5ms输出一个正跳变信号,则其方式控制字应为____________________。
10.若要可编程并行芯片8255A三个端口均作为输入口,则其方式选择控制字应为____________________。
11. 类型码为_____________的中断所对应的中断向量存放在0000H:0058H开始的4个连续单元中,若这4个单元的内容分别为_________________,则相应的中断服务程序入口地址为5060H:7080H。
12. 如果8086 CPU对I∕O端口进行读操作,则至少应使___________________________三个控制信号有效。
13. SRAM靠_____________存储信息,DRAM靠_____________存储信息,为保证DRAM中内容不丢失,需要进行_________________操作。
14. CPU在指令的最后一个时钟周期检测INTR引脚,若测得INTR为________且IF为_________,则CPU在结束当前指令后响应中断请求。
15. 时钟周期是CPU的时间基准,它由计算机的________________决定,若
8086的时钟周期为250ns,则基本总线周期为________________。
16. 系统堆栈是按______________的原则工作的,堆栈指示器总是指向______________。
17. 从CPU的NMI引脚产生的中断叫做______,他的响应不受______的影响。
18. 8255A工作于方式1输入时,通过____________信号表示端口已准备好向CPU输入数据。 。
19. 设主片8259A的IR2上接有一从片,IR5上引入了一个中断申请。那么初始化时,主、从片的ICW3分别是_________________。
20. 8086管理着__________的内存空间和_________的I/O端口空间。
21. I/O端口的地址采用_________编码方式,访问端口时使用专门的I/O指令,有2种寻址方式,其具体形式是_____________________。
22. 在存储器系统中实现片选的方法有_________、___________、和_____________三种。
23. 共阴数码管显示3的显示代码是_________。
24.8086CPU从内部功能上可分为__________和_________两个独立的功能部件。
25. 8086CPU通过数据总线对__________进行一次访问所需的时间为一个总线周期,一个总线周期至少包括___________时钟周期。
26. 在8086CPU系统中,设某中断源的中断类型码为08H,中断矢量为0100H:1000H,则相应的中断矢量存储地址为_____________;从该地址开始,连续的4个存储单元存放的内容依次为. ____________
27. 8086CPU的内存寻址空间最大为____________字节,I/O接口寻址能力为___________个8位端口.
28.接口的功能:_____________、_____________、_____________、_____________、_____________、_____________、_____________
29. CPU经I/O口与外设进行信息交换的数据传送方式有以下 ; ; ; 种。
30. 8086/8088系统中每种中断的优先次为 。
31.8086的引脚MN/MX接+5V,则当CPU执行OUT DX,AX指令时,其引脚RD*、WR*、M/IO*的状态为
32. 8086CPU通过数据总线对 进行一次访问所需的时间为一个总线周期,一个总线周期至少包括 时钟周期.
33. 8253A的CLK0接1.5MHz的时钟,欲使OUT0产生频率为300KHz的方波信号,则8253的计数值应为_______,应选用的工作方式是_________
34..在8086的中断中,只有 需要硬件提供中断类型码。
35.一个可编程的定时器内部通常有计数初值寄存器和计数执行单元。计数器
【微机原理与接口复习题及其答案】相关文章:
微机原理试题及答案03-19
微机原理与接口技术课程论文06-11
微机原理课程设计教学初探论文11-29
《原电池原理及其应用》教案10-11
iButton的工作原理及其特点论文06-12
微机原理课程设计心得体会04-11
美学原理阅读答案01-29
《统计原理》试题及答案04-03
灯谜及其答案07-11